T2M发布40nm MIPI D-PHY/LVDS组合PHY IP核,提升显示接口的数据速率

 全球独立的半导体IP核供应商和技术专业公司T2MIP很高兴地宣布,其合作伙伴的MIPI D-PHY/LVDS组合PHY IP核与配套的控制器IP在主流工厂的40nm工艺节点实现量产,支持客户采用该IP组合设计高可靠性的低功耗数据传输芯片组。

MIPI D-PHY/ LVDS组合PHY IP针对低功耗方式下的高带宽数据通信应用需求。支持GVILVDSMIPI DSI的接口要求,根据芯片的规格配置,可成为D-PHYLVDS的组成部分。在GVI/LVDS应用方式下,由IP核构成的宏模块包含多个发送通道和一个SU单元。发送通道的宏模块可以配置为GVICML)或LVDS模式;在MIPI D-PHY应用方式下,宏模块由一个时钟通道和四个数据通道构成。

配合DPHYLVDS的直流耦合或GVI的交流耦合技术,MIPI D-PHY/ LVDS组合PHY IP支持每个通道的并行接口配置为10/9/8/7位,还支持0~9dB范围的2抽头FFE(前馈均衡)编程。DPHY IP核可以以一个时钟通道和四个数据通道支持双向的数据传输,同时实现RX处理和CD机制的低功耗指标。这个IP核可实现的数据速率范围是:GVI0.5Gbps~4.0GbpsLVDS0.25Gbps~2.0Gbps

D-PHY IP
核:187.5Mbps~1.5Gbps(高速)和10Mbps(低功耗)。

这个40nm工艺的D-PHY/LVDS Combo PHY IP核可采用单一的PLL电路实现所有通道的信号处理,即噪声环境下受干扰信号的检测、均衡、调制-解调、滤波和恢复。Combo PHY具有嵌入的BIST电路,支持线键bonding封装工艺。该IP核的参考时钟电路频率可进行变成配置,将每个数据通道的启用或关闭进行单独管理,实现的待机功耗非常低。


MIPI D-PHY/LVDS组合PHY IP已被用于半导体行业的智能手机、汽车摄像头、数字电视、掌上电脑、个人电脑、虚拟广告屏幕和其他工业用途。

除了40nmMIPI D-PHY/LVDS组合PHY IPT2M广泛的硅接口IP核组合包括USBHDMI显示端口MIPIDSICSIUniProUFSRFFEI3C)、PCIeDDR1G以太网V-by-One可编程SerDesOnFi等,在主要工厂的工艺几何尺寸小至6nm。它们还可以根据客户的定制要求,移植到其他晶圆厂的相关工艺节点。

可用性:这些半导体IP核可以立即进行客户授权,既可以单独授权,也可与预集成的控制器和PHY组合授权。有关授权的选择和报价等更多信息,请发送邮件至contact@t-2-m.com,进行了解。

 关于T2MT2MIP是全球独立的半导体专业授权技术公司,提供复杂的半导体IP核、软件、KGD和颠覆性技术,帮助客户加速开发可穿戴设备、物联网、通信、存储、服务器、网络、电视、机顶盒和卫星SoC。欲了解更多信息,请访问:www.t-2-m.com

Comments

Popular posts from this blog

USB 3.0, PCIe 2.0, SATA 3.0 Combo PHY IP Cores Next Gen Chipsets

Automotive Ethernet PHY IP Core in 28nm

Display interfaces with MIPI D-PHY/ LVDS Combo PHY IP Cores