Posts

Showing posts with the label PCI express

T2M发布7nm PCIe 4.0 PHY IP Cores

Image
全球独立的半导体 IP 供应商和授权专业公司 T2M IP 高兴地宣布 , 来自其伙伴的 PCIe 4.0 PHY IP 与配套的 PCIe 4.0 控制器 IP 已通过 7nm 工艺的量产验证,这个设计符合 PCI-SIG 规范,已经在多种芯片及场景中得到使用和应用。 这个 PCIe 4.0 PHY IP 设计符合 PCIe 4.0 规范的要求,兼容 PIPE 4.4.1 接口规范,以低功耗、多通道和高性能为设计目标,支持各种高带宽的传输应用场景。这个设计集成了高速混合信号电路,可实现 16Gbps 速率的 PCIe 4.0 数据传输;除此之外这个设计还包含额外的 PLL 控制电路、参考时钟控制电路及嵌入式电源选通电路;支持 PIPE4.4.1 规范中所规定的所有省电模式( P0 、 P0s 、 P1 、 P2 )。配合 7nm 的生产工艺,整个设计实现了低功耗的产品要求。 这个 PCIe 4.0 SerDes PHY IP 核的数据传输速率可达 16Gbps ,并兼容 PCIe 3.1 、 PCIe 2.1 和 PCIe 1.1 规范等旧版本所规定的 2.5Gbps 、 5.0Gbps 和 8.0Gbps 速率。这个设计在收发通路都采用了可均衡的 四倍速物理通道配置, 根据应用场景也可配置为 x1 、 x2 、 x4 、 x8 、 x16 的分叉架构,这个设计需要 100MHz 的输入参考时钟配合 32 位的并行数据接口工作,这个输入参考时钟还可以配置为 62.5MHz 、 125MHz 、 250MHz 和 500MHz 。 客户可以根据其芯片的需求将这个 PCIe 4.0 控制器 IP 的设计配置为 endpoint, root port 和双模架构等场景用例。配置工作是通过可编程的、灵活的 AMBA AXI 总线接口完成。对于极端高性能场景应用,这个设以 512 位的控制器架构和 64 字节宽度的 PIPE 接口,支持 AXI4/ 原生总线接口、可编程的 DMA 通道,实现用户对接口和高效的选通控制器的各种定制要求。 T2M 带来的这一 7nm PCIe 4.0 PHY IP 设计,是工业界在 PCI Express 领域的标准产品,已在主要制造工厂的主要节点的多款芯片组实现量产,并得到了广泛的应用,包括 SSD 控制器、数字电

PCIe 4.0 PHY IP Cores in 7nm for reliable Low area High Speed Interface Peripheral

Image
T2M IP , the global independent semiconductor IP Cores provider & Technology experts, is pleased to announce the immediate availability of its partner’s PCI-SIG compliant PCIe 4.0 PHY IP Cores Silicon Proven in 7nm process technology with matching PCIe 4.0 Controller IP cores . This PCIe Cores have been in use in several different chipsets and applications. The high-bandwidth applications benefit from the low power, multi-lane, and high-performance PCIe 4.0 PHY IP 's design. A full variety of PCIe 4.0 Base applications are supported by the PCIe 4.0 IP cores, which also complies with the PIPE 4.4.1 specification. The IP cores integrates high-speed mixed signal circuits to support PCIe 4.0 traffic at 16Gbps. This Silicon Proven 7nm technology boasts a Low power consumption, achieved due to support of additional PLL control, reference clock control, embedded power gating control and support for all power saving modes (P0, P0s, P1, P2) defined in PIPE4.4.1 spec. The PCI