Posts

Showing posts with the label PCIe3.1 PHY IP Core

用 28HPC 工艺技术的 USB 3.2, PCIe 3.1, SATA 3.2 Combo PHY IP

Image
全球独立的半导体 IP 核供应商和技术专业公司 – T2M IP 很高兴地宣布,其 合作伙伴的 USB 3.2/ PCIe 3.1/ SATA 3.2 Combo PHY IP 与相匹配的组合控制器 IP 核的授权已经过 28HPC+/HPC 工艺节点的硅验证,并已投入批量生产。 该 Combo PHY 包括符合 USB 3.2 (向后兼容高速和全速)的通用串行总线 (USB) 、符合 PCIe 3.1 基本规范并支持 PIPE v4.4 接口规格的外围元件互连网 (PCIe) 以及符合 SATA 3.2 规范的串行 ATA (SATA) 。该 Combo PHY 可以根据客户的要求在 USB 模式、 PCIe 模式或 SATA 模式下运行。这是一种非常可靠且值得信赖的产品,还能通过低成本的内置自检 (BIST) 和模拟 / 数字接口的近 / 远端环回发挥强大的测试功能。 凭借其可配置的低功耗模式设置,该 PHY 能广泛适用于各种场景。由于支持额外的嵌入式低抖动 PLL 控制、参考时钟控制和嵌入式电源门控,因此其功耗更低。 该 USB 3.2/PCIe 3.1/SATA 3.2 Combo PHY IP 核符合 UTMI 1.05 和 PIPE 4.4 规范。该 USB 3.2 Combo PHY IP 核还能够支持双物理通道宽度和 32 位并行接口。该 Combo PHY IP 核支持 5.0 GT/s 和 10.0 Gt/s (USB) ; 2.5 GT/s 、 5.0 GT/s 和 8.0 Gt/s (PCIe) ; 1.5 GT/s 、 3.0 GT/s 和 6.0 Gt/s (SATA) 的数据传输速率。 该 USB 3.2/PCIe 3.1/SATA 3.2 Combo 控制器 IP 核具有良好的可控性,并能与 PHY 轻松集成。该控制器具有支持同步多输入传输、 PTM 实施和批量流的特点,允许通过 PHY 进行高密度数据处理。其还具备一个可配置的 PIPE 接口:可按要求用作 8 、 16 、 32 位接口 USB 3.2/PCIe 3.1/SATA 3.2 Combo PHY IP 核与相匹配的控制器 IP 核可独立提供,也可作为完全验证和集成的解决方案预先集成

USB 3.2, PCIe 3.1, SATA 3.2 Combo PHY IP Core Interface in 28HPC Process Technology

Image
  T2M IP , the global independent semiconductor IP Cores provider & Technology experts, is pleased to announce the licensing of its partner’s USB 3.2/ PCIe 3.1/ SATA 3.2 Combo PHY IP Core in 28HPC+/HPC process nodes with matching Combo Controller IP Cores which is silicon proven and in mass production. The combo PHY consist of Universal Serial Bus (USB) compliant with the USB 3.2 (Backward Compatible with High-speed and Full speed), Peripheral Component Interconnect Express (PCIe) compliant with PCIe 3.1 Base Specification with support of PIPE v4.4 interface spec and Serial ATA (SATA) compliant with SATA 3.2 Specification. The Combo PHY can run on USB mode, PCIe mode or SATA mode as required by the customer. It is a very reliable and trusted product which also provides a robust testability by low-cost Build-In-Self-Test (BIST) and near/far end loopback at analog/digital interface. The PHY is widely applicable for various scenarios due to its configurable low power mode se