Posts

Showing posts with the label eMMC Device Controller IP

SD/eMMC 主机和设备控制器 IP 授权

Image
全球独立的半导体 IP 核供应商和技术专业公司 T2M IP   很高兴地宣布,其合作伙伴的 JEDEC 标准 SD/eMMC 主机和设备控制器 与配套的 PHY IP 核完成了主要工厂主要节点的硅验证,在多种芯片组进行量产,可以向芯片设计客户进行技术授权。 SD/eMMC v5.1 主机和设备 IP 核是一种嵌入式非易失性存储器系统,由闪存和闪存控制器组成,通过对处理核的优化,实现了主机和设备控制器 的高速处理,简化了物理层的接口设计。降低产品开发的集成及验证难度与复杂度,缩短了设计到量产的时间周期。   这个 SD/eMMC 主机和设备控制器以及 PHY IP 核组合针对 eMMC v5.1 规格的要求,通过 SD v5.1 功能增强存储功能,满足移动、消费、物联网和汽车应用日益增长的存储需求。产品符合 JEDEC 的 JESD84-B51 标准且其安全数字( SD )部分支持 SD5.1 及后续规格( Class 1 ,视频速度性能),支持选择 SD 或 SPI 模式。为了安全地存储和传输数据, SD/eMMC IP 核同时提供数据写入保护和密码保护功能。多总线宽度的特点能实现主机和设备设计的灵活性和更高的数据传输带宽。 带有配套 PHY IP 核的 SD/eMMC 主机和设备控制器可支持高速双数据率传输( 52MHz )、 eMMC 的单日期率传输( 200MHz )和 SD 的默认速度模式( 25MHz ,最高 12.5MB/ 秒)、高速模式( 50MHz ,最高 25MB/ 秒)。 SD/eMMC IP 核具有低成本、低功耗和相对小面积的特点,使其能够用于便携式和空间有限的产品中。 SD/eMMC 主机和设备控制器以及 PHY IP 核已用于半导体行业的蜂窝电子、物联网传感器、 导航系统 、消费电子产品、 掌上电脑和其他工业应用 …… 除了 SD/eMMC IP 核 , T2M 广泛的硅接口 IP 核 系列还包括 USB 、 HDMI 、显示端口、 MIPI ( CSI 、 DSI 、 UniPro 、 UFS 、 Soundwire 、 I3C )、 PCIe 、 DDR 、 10/100/1000 以太网、 V by One 、可编程 SerDes 、 OnFi 等产品,

SD, eMMC Host and Device Controller IP Cores Available for License

Image
T2M IP , the global independent semiconductor IP Cores provider & Technology experts, is pleased to announce the immediate availability of its partner’s JEDEC standard SD/eMMC Host and Device Controllers with Matching PHY IP Cores which are silicon proven in major Fabs and Nodes and has been in Production in multiple chipsets with High storage capability making it a viable solution to integrate and implement in a varied range of applications. SD/eMMC v5.1 Host & Device IP Cores are an embedded non-volatile memory system, comprised of both flash memory and a flash memory controller, which implements the Host and Device Controller IPs with high-speed processing power by complementing each core and makes the interface design with the Physical layer a lot less complex. This exempts Product developers from the hassle of integration, following to a diminished time-to-market.  Our SD/eMMC Host & Device Controllers and PHY IP Cores are specially designed for the eMM